Anhand der parasitären Eigenschaften von Durchgangslöchern (Via) können wir sehen, dass Durchgangslöcher beim Hochgeschwindigkeits-Leiterplattendesign oft eine Menge negativer Effekte mit sich bringen. Um die parasitäre Wirkung der negativen Effekte im Leiterplattendesign zu reduzieren, können Sie versuchen, wie unten beschrieben vorzugehen:

1. Im Hinblick auf die Kosten und die Signalqualität, wählen Sie eine vernünftige Größe des Durchgangslochs Größe. Zum Beispiel, die 6-10 Schicht Speichermodul PCB-Design, wählen Sie 10 / 20Mil (Bohren / Pad) der Durchgangsloch wird besser sein, und für einige High-Density-kleine Größe Bord, die bessere Wahl ist 8 / 18Mil (Bohren / Pad). Unter den gegenwärtigen technischen Bedingungen und Ihren PCB-Anforderungen ist eine Lochgröße von 6mil auch in Ordnung, wir können die Lochgröße auf 4mil (X-Ray) kontrollieren. Für die Stromversorgung oder Masse Vias können die Verwendung von größeren Größe, um die Impedanz zu reduzieren.

2. PCB Board Signal Spuren sollten nicht ändern Schichten wird besser sein, das heißt, versuchen Sie nicht zu unnötigen Vias verwenden.

3. Durchgangslöcher (Vias) sollten sich in der Nähe der Strom- und Erdungspins befinden. Je kürzer die Leitungen zwischen Vias und Pins sind, desto besser, da sie die elektrische Induktivität erhöhen. Die Impedanz wird verringert, wenn die Strom- und Erdungsleitungen so dick wie möglich sind.

4. Um die nächste elektrische Schleife zu vermeiden, platzieren Sie einige Durchkontaktierungen in der Nähe der Stelle, an der Signale ausgetauscht werden. Sie können sogar eine große Anzahl redundanter Durchkontaktierungen auf der Leiterplatte anbringen. Natürlich ist es Flexibilität in der Gestaltung.

Wir bieten Leiterplatten und Platinenbestückung aus einer Hand weltweit zu wettbewerbsfähigen Preisen und in hervorragender Qualität an.